赞助论坛
  • 2752阅读
  • 0回复

高速PCB设计系列基础知识13|原理图走线与设计步骤 [复制链接]

楼层直达
发帖
37
精华
0
金币
236
威望
0
贡献
0
好评
0
注册
2016-12-13
楼主    板儿妹0517 发表于: 2017-03-03 11:17:49 

上期讲到了高速PCB设计中建立元件库的方法
元件放置完成后
接下来的重点便是连接走线
▼▼
原理图走线
▼▼
在原理图走线中有导线的连接和总线的连接。
执行Place指令下的操作,可以用以添加连线(Wire)、总线(Bus)、模块(Hierarchical Block)及其输入/输出端口(Hierarchical Port)、标题栏(Title Block)、页面连接器(Off-Page Connector)、网络名(Net Alias)等原理图所需工具。
[img]http://p1.pstatp.com/large/18500001ff9ea4de19ef[/img]
走线完便是
▼▼
层次原理图设计
▼▼
1、层次原理图,设计结构如下图:
[img]http://p3.pstatp.com/large/17f5000583224e145919[/img]
2、放置层次框图及引脚
[img]http://p3.pstatp.com/large/17f20006c94a0e38a88f[/img]
3、右击该Hierarchical Block,执行De scend Hierarchy命令,则可进入层次框图的下级原理图绘制界面,而后进行该Hierarchical Block的下层电路设计页面
[img]http://p3.pstatp.com/large/185100060b7ce8e1bdca[/img]
当在Capture CIS中完成原理图设计后
需要对原理图进行后续处理
因此下期我们将详细介绍
原理图后处理具体操作
请同学们持续关注【快点PCB学院】公众号