一.特点
1.音频输入/输出
20W进入一个8欧姆负载从18V电源电压
2个系列的音频输入(4个音频通道)
支持多种输出配置:
(1)2-Ch桥输出(20W*2)
(2)4-Ch单端输出(10W*4)
(3)2-Ch单端加上1-Ch桥(2.1)(10W*2+20W)(对于这种模式下, TAS5706B被推荐)。
2.支持32KHz-192KHz样本比率
3.闭环功率级架构
改善供应的PSRR降低电源电压性能要求
提供更高的阻尼系数进行更严格,更准确的声音来改进的低音响应
恒定输出功率变化的供应
4.宽范围的PVCC(10V至26V)
没有单独的供应所需的栅极驱动器
5.耳机PWM输出
6.低音PWM输出
7.AM干扰避开支持
8.音频/PWM处理
独立的通道音量控制在48 dB至-100 dB的范围软静音( 50 %占空比)
可编程的动态范围控制
7可编程双向quads为说话者均衡左声道和右声道
4可编程双向quads的低音加工
自适应二阶系数为EQ和DRC过滤器。
可编程输入和输出混合器
自动采样率检测和系数行
9.一般特征
串行控制接口操作无MCLK
工厂平衡内部振荡器避免外部晶体需要
表面贴装, 64个终端,10mm*10mm HTQFP封装
热和短路保护
二.描述
TAS5706A/B是一个20W,效率高的数字音频功率放大器,为驱动立体声桥接扬声器。两个串行数据输入允许处理达到4个独立的音频通道,准确的集成到大多数数字音频处理器和MPEG解码器,接受宽范围的输入数据和时钟比率。一个完全的可编程数据路径允许这些通道路由到内部扬声器驱动器或者输出经由外音或耳机PWM输出。
TAS5706A/B是仅仅是一个奴隶般的设备接收所有时钟来自外部源。TAS5706A/B工作在384KHz转换率为32-,48-,96-,和192KHz数据并且352.8KHz转换率为44.1-,88.2-,和176.4-KHz数据。8采样结合四阶噪声塑造提供了一个平板底噪声和卓越的动态范围20Hz到20KHz。
三.引脚功能
引脚 类型(1) 5V承受 终止(2) 描述
名称 序号
AGND 57 P 模拟地面得功率阶段
AVCC 58 P 模拟电源电压为过滤阶段。连接外部同样潜力作为PVCC。
AVDD 10 P 3.3V模拟电源电压
AVSS 11 P 模拟3.3V电源地面
-BKND_ERR 35 DI 上拉 低电平时。产生后端误差序列,通过应用逻辑低到这个终端。这个终端连接到外部功率阶段。如果没有外部功率阶段被使用直接连接这个终端到DVDD。
BST_A 59 P 高侧举供应半桥A
BST_B 61 P 高侧举供应半桥B
BST-C 53 P 高侧举供应半桥C
BST_D 55 P 高侧举供应半桥D
BYPASS 56 O 名义上等同于VCC/8。内部参考电压为模拟单位。
DVDD 15,33 P 3.3V数字电源电压
DVSS 20,26 P 数字地面
HPL_PWM 37 DO 耳机左通道PWM输出
HPR_PWM 38 DO 耳机右通道PWM输出
HPSEL 30 DI 5V 耳机选择,高活跃。当一个逻辑高应用时,设备进入耳机模式和扬声器是硬盘静音。当逻辑低应用时,设备是在扬声器模式和耳机输出变成线性输出或者禁止。
LRCLK 22 DI 5V 串行音频数据输入左/右时钟(采样率时钟)
MCLK 34 DI 5V MCLK是总输入。这个时钟的输入频率范围是4.9MHz到49MHz。
-MUTE 21 DI 5V 上拉 低电平时,执行软件静音输出。这个终端设置输出相当于50%的占空比。逻辑高时,这个终端允许正常操作。静音控制提供一个无声的投入,以保持沉默。释放静音提供一个无声到先前音量。
OSC_RES 19 AO 振荡器装饰电阻。与地之间连接一个18.2千欧电阻。
OUT_A 4,5 O 输出,半桥A
OUT_B 1,64 O 输出,半桥B
OUT_C 49,50 O 输出,半桥C
OUT_D 45,46 O 输出,半桥D
-PDN 17 DI 5V 上拉 电源关闭,低电平时。—PND电源关闭所有逻辑,停止所有时钟和输出停止开关。当—PND释放时,该设备电源上升所有逻辑,启动所有的钟表,并执行软启动返回到以前的配置确定的寄存器设置。
PGND_A 6,7 P 功率为半桥A
PGND_B 2,3 P 功率为半桥B
PGND_C 47,48 P 功率为半桥C
PGND_D 43,44 P 功率为半桥D
PLL_FLTM 12 PLL负连接
PLL_FLTP 13 PLL正连接
PVCC_A 8,9 电源电压输入为半桥输出A
PVCC_B 62,63 电源电压输入为半桥输出B
PVCC_C 51,52 电源电压输入为半桥输出C
PVCC_D 41,42 电源电压输入为半桥输出D
—RESET 16 DI 5V 上拉 复位,低电平时。系统复位通过采用逻辑低到这个终端。复位时一个异步控制信号,恢复DAP到默认条件,设置VALID输出低和安排PWM处在硬静音状态(停止开关)。主音量立即将充分衰减。经释放复位,如果—PDN是高时,该系统进行了4到5ms装置初始化和设置音量静音。
SCL 29 DI 5V I2C串行控制时钟输入
SCLK 23 DI 5V 串行音频数据时钟(转换时钟)。SCLK是串行音频端口输入数据位时钟。
SDA 28 DIO 5V I2C串行控制数据接口输入/输出
SDIN1 25 DI 5V 串行音频数据1输入是串行数据输入端口的其中之一。SDIN1支持三种离散(立体声)的数据格式。
SDIN2 24 DI 5V 串行音频数据2输入是串行数据输入端口的其中之一。SDIN2支持三种离散(立体声)的数据格式。
STEST 31 DI 测试终端。直接连接到地。
SUB_PWM- 39 DO 外音负PWM输出
SUB_PWM+ 40 DO 外音正PWM输出
TEST2 32 DI 测试终端。之间连接到DVDD
VALID 36 DO 输出显示有效性所有PWM通道,高电平时。这个终端连接到外部电源阶段。如果没有外部电源阶段被使用,离开这个终端浮动。
VCLAMP_AB 60 P 内部产生电源电压为通道A和B栅极驱动。不得用作电压或连接到任何部分以外的去耦电容
VCLAMP_CD 54 P 内部产生电源电压为通道C和D栅极驱动。不得用作电压或连接到任何部分以外的去耦电容
VR_ANA 14 P 内部产生1.8V模拟电源电压。这个终端没有被使用外部电压设备。
VR_DIG 27 P 内部产生1.8V数字电源电压。这个终端没有被使用外部电压设备。
-VREG_EN 18 DI 电压调节器使能。直接连接到地。
[audio03][img]http://www.zhenfengdz.com/UploadFiles/2009-12/2009120107222615020.gif[/img]